通信人家园

 找回密码
 注册

只需一步,快速开始

短信验证,便捷登录

搜索

军衔等级:

  大校

注册:2011-10-15371
跳转到指定楼层
1#
发表于 2023-1-5 13:42:28 |只看该作者 |倒序浏览
本帖最后由 yonica 于 2023-1-6 08:03 编辑

近期台积电在IEDM 2022会议上发表的论文上称,采用N3和N5工艺的SRAM位单元大小为0.0199μm?和0.021μm?,仅缩小了约5%,而N3E工艺更糟糕,基本维持在0.021μm?,这意味着相比N5工艺几乎没有缩减。英特尔方面,Intel 7工艺的SRAM位单元大小为0.0312μm?,接下来的Intel 4工艺为0.024μm?。台积电针对密度优化的N3S工艺或许表现会更好一些,预计推出的时间是2024年,但如果想有较大突破,就要等未来的2nm制程节点,也就是说还要等上几年的时间。
  
现代的CPU、GPU和SoC在处理数据的时候都将SRAM用于各种缓存,尤其是针对人工智能(AI)和机器学习(ML)的工作负载,配备大容量缓存已成为趋势。展望未来,对缓存的需求只会增加,不过选择3nm制程节点并不能减少SRAM占用芯片的面积,且相比现有的5nm制程节点的工艺成本更高,也就是说高性能芯片的芯片尺寸增加,同时成本也在增加。这也就可以解释为什么台积电会在3nm制程节点推出FINFLEX技术,以缓解SRAM方面的问题。





举报本楼

本帖有 47 个回帖,您需要登录后才能浏览 登录 | 注册
您需要登录后才可以回帖 登录 | 注册 |

手机版|C114 ( 沪ICP备12002291号-1 )|联系我们 |网站地图  

GMT+8, 2024-11-25 03:53 , Processed in 0.361513 second(s), 16 queries , Gzip On.

Copyright © 1999-2023 C114 All Rights Reserved

Discuz Licensed

回顶部