通信人家园
标题:
OFDM基带系统FPGA实现
[查看完整版帖子]
[打印本页]
时间:
2013-9-11 15:49
作者:
猛吃巧克力
标题:
OFDM基带系统FPGA实现
本帖最后由 猛吃巧克力 于 2013-9-11 17:00 编辑
现在在做一个MIMO-OFDM的基带系统,,然后遇到下面的问题,比较困惑,有没有大大提供下子思路,谢谢了~~
假设参数是:64点FFT,48个有效子载波,4个导频子载波,1/4长度的循环前缀
(1)我想的是IFFT用流水线结构进行连续处理,但是这样的话,前面的补零和后面加循环前缀操作就都需要跨时钟,clk_48,clk_64,clk_80,这样子会不会显得时钟乱七八糟。。
(2)我看的一些资料上是用双口RAM将连续数据流转换为一帧一帧的突发数据,,IFFT用突发结构实现,补零和 加循环前缀的操作都没有跨时钟域,,,这里我就不太能想通了,这样的话 输入输出的数据流就不能是连续的了么,但是一个通信系统,肯定是要能处理连续数据流的情况啊。。
(3) 系统输入数据流肯定是连续的,输出数据流应该也是连续的吧?这样子 是不是怎么着像(1)说的那样用到clk_48,clk_64,clk_80这些时钟啊?
写的比较多,也不知道怎么样简洁地表达下,谢谢各位大大耐心看完了~~
时间:
2013-9-11 17:44
作者:
WYSWYG
你直接用clk_80不就完了
时间:
2013-9-13 16:42
作者:
zhangmc
ram也可以连续啊,也可以做成fifo
通信人家园 (https://www.txrjy.com/)
Powered by C114