通信人家园
标题:
SPI4.2总线简介
[查看完整版帖子]
[打印本页]
时间:
2010-9-13 22:50
作者:
h99110501
标题:
SPI4.2总线简介
SPI4.2
即
System Packet Interface Level 4 Phase 2
的意思。是
OIF(Optical Internetworking Forum)
组织提出的一种并行总线,主要用于链路层和物理层之间的包数据传输,带宽为
10Gbps
。SPI4.2系统参考模型如下图所示。
SPI4.2
总线数据收发通道独立,宽度均为
16bit
,采用
LVTTL
或
LVDS
单端电平,每根数据线上的最小数据速率为
622Mbps
,收发通道各有一路源同步参考时钟,在时钟信号的上升沿和下降沿都对数据进行采样,参考时钟的最低频率为
311MHz
。SPI4.2物理结构如下图所示。
1).TDCLK
:数据发送通道随路时钟。
TDCLK
与
TDATE,TCTL
信号同步,
TDATE
和
TCTL
在
TDCLK
的上升沿和下降沿采样。
2).TDATE[15:0]
:发送数据和带内控制信息。
3).TCTL
:发送控制通道。
TCTL=”1”
时,
TDATE[15:0]
上传输的是控制字;
TCTL=”0”
时,
TDATE[15:0]
上传输的是数据。
4).TSCLK
:发送
FIFO
状态参考时钟。与
TSTAT
信号同步。
5).TSTAT[1:0]
:发送
FIFO
状态信号。
6).RDCLK
:数据接收通道随路时钟。
RDCLK
与
RDATE,RCTL
信号同步,
RDATE
和
RCTL
在
RDCLK
的上升沿和下降沿采样。
7).RDATE[15:0]
:接收数据和带内控制信息。
8).RCTL
:接收控制通道。
RCTL=”1”
时,
RDATE[15:0]
上传输的是控制字;
RCTL=”0”
时,
RDATE[15:0]
上传输的是数据。
9).RSCLK
:接收
FIFO
状态参考时钟。与
RSTAT
信号同步。
10).RSTAT[1:0]
:接收
FIFO
状态信号。
附件:
通信人家园 (https://www.txrjy.com/)
Powered by C114