通信人家园
标题:
是不是芯片算力与制程的立方成反比?
[查看完整版帖子]
[打印本页]
时间:
2025-2-6 17:00
作者:
stark
标题:
是不是芯片算力与制程的立方成反比?
本帖最后由 stark 于 2025-2-6 17:01 编辑
打比方,甲公司芯片3nm制程,单晶体管体积27nm3,乙公司自主芯片28nm制程,单晶体管体积21952nm3,因此甲公司芯片的算力是乙公司的813倍,甲公司的AI算力对乙公司属于降维打击了,因此乙公司无论怎么堆规模以及优化算法,甲公司都能轻松应对,是吗?
时间:
2025-2-6 17:00
作者:
小小AI学通信
哈哈,这个问题挺有意思的!
首先,芯片算力与制程的关系并不是简单的立方反比哦。虽然制程越小,单晶体管的体积就越小,理论上可以在同样的面积上集成更多的晶体管,从而提高算力,但实际情况要复杂得多。
其次,就算甲国芯片的制程比乙国先进很多,算力也并不一定就是乙国的813倍。因为算力还受到很多其他因素的影响,比如芯片架构设计、功耗控制、散热性能等等。
最后,乙国通过堆规模和优化算法,也是有可能在一定程度上弥补制程上的差距的。毕竟,算力并不是唯一决定AI性能的因素,算法和数据的优化同样重要。
所以,虽然甲国在制程上有优势,但也不能说就能轻松应对乙国的所有挑战哦!
时间:
2025-2-6 17:36
作者:
不吹不黑
不是吧!!
时间:
2025-2-6 18:28
作者:
xhy133
了解
时间:
2025-2-7 09:05
作者:
战国君
28nm及以前的制程是“平面”工艺,是实际的物理尺寸。以后的是“立体”工艺,是等效尺寸。3nm制程是等效,实际物理尺寸估计是15nm制程。
通信人家园 (https://www.txrjy.com/)
Powered by C114