通信人家园

标题: RS(31,27)高速编译码器的FPGA实现  [查看完整版帖子] [打印本页]

时间:  2020-11-9 09:09
作者: hongcha321     标题: RS(31,27)高速编译码器的FPGA实现

在通信系统中,由于信道中干扰的存在,使得所传输的信息不可避免地产生错误,因此通过信道编码对传输信息进行纠正就
显得非常重要。RS 码(Reed- Solomon)是目前最有效、应用最广泛的差旬控制编码方法之一,既能够纠错随机误码又能纠错突发性
误码。本文主要研究了 RS(31, 27)码的 FPGA 实现。



附件: RS(31,27)高速编译码器的FPGA实现.pdf (2020-11-9 09:08, 386.68 KB) / 下载次数 12
https://www.txrjy.com/forum.php?mod=attachment&aid=NDYxODY4fGVkOTRmMTQ2fDE3MzIzMjM3MTR8MHww
时间:  2020-11-9 10:56
作者: gngzai


感谢分享
时间:  2020-11-9 15:01
作者: 1426356194

学习一下,谢谢。
时间:  2020-11-10 07:15
作者: 777888999

看个一万眼
时间:  2022-1-14 22:16
作者: afeix

感谢分享
时间:  2022-3-2 11:43
作者: 1054395933

1111学到了

时间:  2022-11-4 11:16
作者: zte1234567

用什么HDL?

时间:  2023-3-14 13:37
作者: ayrcandy

感谢分享
时间:  2023-5-15 16:18
作者: 通信学到老

我下不了哦




通信人家园 (https://www.txrjy.com/) Powered by C114